Logo
Unionpedia
Comunicazione
Disponibile su Google Play
Nuovo! Scarica Unionpedia sul tuo dispositivo Android™!
Installa
l'accesso più veloce di browser!
 

Explicitly parallel instruction computing

Indice Explicitly parallel instruction computing

Explicitly parallel instruction computing (EPIC) è un paradigma di architettura per microprocessori sviluppata verso la fine degli novanta.Questo paradigma è stata sviluppato da Intel e HP e ha portato allo sviluppo dell'architettura dell'Intel IA-64 utilizzata nei processori Itanium e Itanium 2.

12 relazioni: ACS-1, Architettura Itanium 2, Architettura TRIPS, Common Platform Architecture, Elbrus (supercomputer), Epic, IA-64, Instruction level parallelism, Itanium, Microsoft Windows, Register window, Very long instruction word.

ACS-1

L'ACS-1 e l'ACS-360 furono due supercomputer sviluppati da IBM.

Nuovo!!: Explicitly parallel instruction computing e ACS-1 · Mostra di più »

Architettura Itanium 2

L'Itanium 2 è il secondo processore prodotto da Intel basato sull'architettura EPIC.

Nuovo!!: Explicitly parallel instruction computing e Architettura Itanium 2 · Mostra di più »

Architettura TRIPS

TRIPS (The Tera-op, Reliable, Intelligently adaptive Processing System) è un'architettura per microprocessori sviluppata da un gruppo di ricerca dell'University of Texas at Austin con l'IBM.

Nuovo!!: Explicitly parallel instruction computing e Architettura TRIPS · Mostra di più »

Common Platform Architecture

Con il termine Common Platform Architecture (CPA), Intel indica l'intenzione dichiarata già a partire dalla metà del 2004, di unificare l'architettura di sistema su cui poggiano i suoi processori Xeon (con architettura IA-32) e Itanium 2 (con architettura IA-64).

Nuovo!!: Explicitly parallel instruction computing e Common Platform Architecture · Mostra di più »

Elbrus (supercomputer)

Elbrus (Эльбрус) è una serie di supercomputer Sovietici sviluppati dalla Elbrus MCST e dall'ITMiVT dagli anni settanta in poi.

Nuovo!!: Explicitly parallel instruction computing e Elbrus (supercomputer) · Mostra di più »

Epic

Nessuna descrizione.

Nuovo!!: Explicitly parallel instruction computing e Epic · Mostra di più »

IA-64

In informatica, IA-64 (Intel Architecture-64) è un'architettura a 64 bit sviluppata durante una cooperazione tra Intel e Hewlett-Packard e implementata da processori come Itanium e Itanium 2.

Nuovo!!: Explicitly parallel instruction computing e IA-64 · Mostra di più »

Instruction level parallelism

L'Instruction Level Parallelism (parallelismo a livello d'istruzione) o ILP è una misura delle istruzioni in un programma che possono essere eseguite in parallelo da un sistema di calcolo.

Nuovo!!: Explicitly parallel instruction computing e Instruction level parallelism · Mostra di più »

Itanium

Itanium è il nome commerciale del primo processore con architettura interamente a 64 bit sviluppato da Intel insieme a Hewlett-Packard allo scopo di fare concorrenza ai processori RISC DEC Alpha.

Nuovo!!: Explicitly parallel instruction computing e Itanium · Mostra di più »

Microsoft Windows

Microsoft Windows (abbreviazioni comunemente utilizzate: "Windows" o "Win") è una famiglia di ambienti operativi e sistemi operativi prodotta da Microsoft Corporation dal 1985.

Nuovo!!: Explicitly parallel instruction computing e Microsoft Windows · Mostra di più »

Register window

In elettronica register windows è una tecnica utilizzata per incrementare le prestazioni di operazioni particolarmente comuni come le chiamate alle subroutine (o procedure).

Nuovo!!: Explicitly parallel instruction computing e Register window · Mostra di più »

Very long instruction word

La Very Long Instruction Word o VLIW è un'architettura per microprocessori sviluppata per avvantaggiarsi dell'Instruction level parallelism (ILP).

Nuovo!!: Explicitly parallel instruction computing e Very long instruction word · Mostra di più »

UscenteArrivo
Ehi! Siamo su Facebook ora! »