Logo
Unionpedia
Comunicazione
Disponibile su Google Play
Nuovo! Scarica Unionpedia sul tuo dispositivo Android™!
Gratuito
l'accesso più veloce di browser!
 

CPU cache e Reduced instruction set computer

Scorciatoie: Differenze, Analogie, Jaccard somiglianza Coefficiente, Riferimenti.

Differenza tra CPU cache e Reduced instruction set computer

CPU cache vs. Reduced instruction set computer

La CPU cache è la cache utilizzata dalla CPU di un computer per ridurre il tempo medio d'accesso alla memoria; è un tipo di memoria di dimensioni ridotte, ma molto veloce, che mantiene copie dei dati ai quali si fa più frequentemente accesso nella più capiente memoria principale. L'acronimo RISC, dall'inglese Reduced Instruction Set Computer, indica una filosofia di progettazione di architetture per microprocessori che predilige lo sviluppo di un'architettura semplice e lineare.

Analogie tra CPU cache e Reduced instruction set computer

CPU cache e Reduced instruction set computer hanno 10 punti in comune (in Unionpedia): Advanced Micro Devices, Anni 1980, Anni 1990, Architettura MIPS, Cache, Codice automodificante, Complex instruction set computer, Intel, Memoria (informatica), Pentium Pro.

Advanced Micro Devices

Advanced Micro Devices, Inc.

Advanced Micro Devices e CPU cache · Advanced Micro Devices e Reduced instruction set computer · Mostra di più »

Anni 1980

Nessuna descrizione.

Anni 1980 e CPU cache · Anni 1980 e Reduced instruction set computer · Mostra di più »

Anni 1990

Nessuna descrizione.

Anni 1990 e CPU cache · Anni 1990 e Reduced instruction set computer · Mostra di più »

Architettura MIPS

L'architettura MIPS (acronimo dell'inglese microprocessor without interlocked pipeline stages) è un'architettura informatica per microprocessori RISC sviluppata dalla MIPS Computer Systems Inc. (oggi MIPS Technologies Inc.). Il MIPS è utilizzato nel campo dei computer SGI, e hanno trovato grossa diffusione nell'ambito dei sistemi embedded, dei devices di Windows CE e nei router di Cisco.

Architettura MIPS e CPU cache · Architettura MIPS e Reduced instruction set computer · Mostra di più »

Cache

Con il termine cache in informatica si indica un'area di memoria estremamente veloce ma solitamente di un basso ordine di grandezza di capacità.

CPU cache e Cache · Cache e Reduced instruction set computer · Mostra di più »

Codice automodificante

La programmazione di codice automodificante è una particolare tecnica di programmazione volta a realizzare programmi in grado di modificare il proprio codice durante l'esecuzione.

CPU cache e Codice automodificante · Codice automodificante e Reduced instruction set computer · Mostra di più »

Complex instruction set computer

Con Complex Instruction Set Computer (CISC) si indica un'architettura per microprocessori formata da un set di istruzioni contenente istruzioni in grado di eseguire operazioni complesse come la lettura di un dato in memoria, la sua modifica e il suo salvataggio direttamente in memoria tramite una singola istruzione.

CPU cache e Complex instruction set computer · Complex instruction set computer e Reduced instruction set computer · Mostra di più »

Intel

Intel Corporation è un'azienda multinazionale USA fondata nel 1968 con sede a Santa Clara (California).

CPU cache e Intel · Intel e Reduced instruction set computer · Mostra di più »

Memoria (informatica)

La memoria, in informatica, è un elemento di un computer o di un suo sottosistema deputato alla memorizzazione dei dati, la cui implementazione fisica dà vita ai vari supporti di memorizzazione esistenti.

CPU cache e Memoria (informatica) · Memoria (informatica) e Reduced instruction set computer · Mostra di più »

Pentium Pro

Il Pentium Pro è un microprocessore x86 di sesta generazione prodotto da Intel, inizialmente destinato a rimpiazzare completamente il predecessore Pentium, poi relegato al ruolo di chip per computer desktop di fascia alta.

CPU cache e Pentium Pro · Pentium Pro e Reduced instruction set computer · Mostra di più »

La lista di cui sopra risponde alle seguenti domande

Confronto tra CPU cache e Reduced instruction set computer

CPU cache ha 48 relazioni, mentre Reduced instruction set computer ha 93. Come hanno in comune 10, l'indice di Jaccard è 7.09% = 10 / (48 + 93).

Riferimenti

Questo articolo mostra la relazione tra CPU cache e Reduced instruction set computer. Per accedere a ogni articolo dal quale è stato estratto informazioni, visitare:

Ehi! Siamo su Facebook ora! »