Indice
36 relazioni: Acceleratore IA, Algoritmo, Application specific integrated circuit, Apprendimento automatico, Architettura ARM, ARM Cortex, Array sistolico, Compilatore just-in-time, CPU, DDR4, Direct Memory Access, Dispositivo mobile, DSP, Elaborazione digitale delle immagini, FIFO, Google, Google Nexus, Google Pixel, GPU, Instruction set, Intel, Internet delle cose, Pixel 2, Pixel 3, Principio di località (informatica), Processore di immagine, Qualcomm Snapdragon, Rete neurale artificiale, RISC-V, Scheduler, SIMD, Tensor Processing Unit, TensorFlow, TSMC, Unità aritmetica e logica, Very long instruction word.
Acceleratore IA
Un acceleratore IA (o anche NPU, Neural Processing Unit) è una classe di microprocessori progettati per fornire accelerazione hardware a reti neurali artificiali, visione automatica e algoritmi di apprendimento automatico per la robotica, l'Internet delle cose e altre applicazioni basate sull'uso dei dati.
Vedere Pixel Visual Core e Acceleratore IA
Algoritmo
In matematica e informatica un algoritmo è la specificazione di una sequenza finita di operazioni (dette anche istruzioni) che consente di risolvere tutti i quesiti di una stessa classe o di calcolare il risultato di un'espressione matematica.
Vedere Pixel Visual Core e Algoritmo
Application specific integrated circuit
Un circuito integrato per applicazione specifica (noto come ASIC o application specific integrated circuit), è un circuito integrato creato appositamente per risolvere un'applicazione di calcolo/elaborazione ben precisa (special purpose): la specificità della progettazione, focalizzata sulla risoluzione di un unico problema, consente di raggiungere delle prestazioni in termini di velocità di processamento e consumo elettrico difficilmente ottenibili con l'uso di soluzioni più generiche (general purpose).
Vedere Pixel Visual Core e Application specific integrated circuit
Apprendimento automatico
Lapprendimento automatico (abbreviato in ML) è una branca dell'intelligenza artificiale che raccoglie metodi sviluppati negli ultimi decenni del XX secolo in varie comunità scientifiche, sotto diversi nomi quali: statistica computazionale, riconoscimento di pattern, reti neurali artificiali, filtraggio adattivo, teoria dei sistemi dinamici, elaborazione delle immagini, data mining, algoritmi adattivi, ecc; che utilizza metodi statistici per migliorare la performance di un algoritmo nell'identificare pattern nei dati.
Vedere Pixel Visual Core e Apprendimento automatico
Architettura ARM
Larchitettura ARM (precedentemente Advanced RISC Machine, prima ancora Acorn RISC Machine), in elettronica e informatica, indica una famiglia di microprocessori RISC a 32-bit e 64-bit sviluppata da ARM Holdings e utilizzata in una moltitudine di sistemi ''embedded''.
Vedere Pixel Visual Core e Architettura ARM
ARM Cortex
L'ARM Cortex è una famiglia di microprocessori presentata nel 2005 da ARM Holdings e basati sul set di istruzioni ARMv7. La famiglia Cortex è formata da una serie di blocchi funzionali che possono essere collegati tra loro al fine di soddisfare le esigenze dei clienti, quindi uno specifico processore Cortex non ha necessariamente tutte le unità funzionali della famiglia.
Vedere Pixel Visual Core e ARM Cortex
Array sistolico
Un Array sistolico o Vettore sistolico è in informatica una rete omogenea di unità di elaborazione fortemente accoppiate (DPU) chiamate celle o nodi.
Vedere Pixel Visual Core e Array sistolico
Compilatore just-in-time
Un compilatore just-in-time o JIT permette un tipo di compilazione, conosciuta anche come traduzione dinamica, effettuata durante l'esecuzione del programma piuttosto che precedentemente.
Vedere Pixel Visual Core e Compilatore just-in-time
CPU
Lunità di elaborazione centrale (in acronimo CPU, dall'inglese Central Processing Unit), colloquialmente nota semplicemente come processore, nelle architetture degli elaboratori è il sottosistema che implementa la maggioranza delle funzionalità fondamentali dell'elaboratore e che in generale coordina l'esecuzione delle operazioni tra gli eventuali sottosistemi periferici.
Vedere Pixel Visual Core e CPU
DDR4
DDR4 è un tipo di memoria RAM specificata dallo standard JEDEC Semiconductor Memory, successore del DDR3. Il primo modulo DDR4 venne prodotto dalla Samsung, che diede l'annuncio sulla sua produzione nel gennaio 2011 e lo mise in commercio nel settembre 2012.
Vedere Pixel Visual Core e DDR4
Direct Memory Access
In informatica il Direct Memory Access (DMA) di un computer è quel meccanismo che permette ad altri sottosistemi, quali ad esempio le periferiche, di accedere direttamente alla memoria interna per scambiare dati, in lettura e/o scrittura, senza coinvolgere l'unità di controllo (CPU) per ogni byte trasferito tramite l'usuale meccanismo dell'interrupt e la successiva richiesta dell'operazione desiderata, ma generando un singolo interrupt per blocco trasferito.
Vedere Pixel Visual Core e Direct Memory Access
Dispositivo mobile
Un dispositivo mobile, in informatica e elettronica, indica tutti quei dispositivi elettronici che sono pienamente utilizzabili seguendo la mobilità dell'utente quali telefoni cellulari, palmari, smartphone, tablet, laptop, lettori MP3, ricevitori GPS ecc.
Vedere Pixel Visual Core e Dispositivo mobile
DSP
Il processore di segnale digitale (in acronimo DSP, dall'inglese Digital Signal Processor), è un processore dedicato e ottimizzato per eseguire in maniera estremamente efficiente sequenze di istruzioni ricorrenti (come ad esempio somme, moltiplicazioni e traslazioni) nell'elaborazione di segnali digitali.
Vedere Pixel Visual Core e DSP
Elaborazione digitale delle immagini
L'elaborazione digitale delle immagini è una attività che, mediante l'utilizzo di specifici programmi e dispositivi elettronici come computer e tavolette, permette di modificare un'immagine digitale apportando variazioni visibili e apprezzabili all'osservatore.
Vedere Pixel Visual Core e Elaborazione digitale delle immagini
FIFO
Il termine FIFO è l'acronimo inglese di First In First Out che rappresenta il metodo di transito in una coda (di oggetti di qualunque natura, anche virtuali): "primo ad entrare, primo ad uscire".
Vedere Pixel Visual Core e FIFO
Google Search (pronuncia italiana; in inglese) è un motore di ricerca per Internet sviluppato da Google LLC. Oltre a catalogare e indicizzare le risorse del World Wide Web, Google Search si occupa di foto, newsgroup, notizie, mappe (Google Maps), e-mail (Gmail), shopping, traduzioni, video e altri programmi creati da Google.
Vedere Pixel Visual Core e Google
Google Nexus
I Nexus sono una linea di dispositivi mobili che fanno uso del sistema operativo Android, prodotti da Google in collaborazione con degli OEM.
Vedere Pixel Visual Core e Google Nexus
Google Pixel
Google Pixel è una gamma di dispositivi mobili a marchio Google che, a partire dal 2016, sostituisce la precedente serie Google Nexus.
Vedere Pixel Visual Core e Google Pixel
GPU
Lunità di elaborazione grafica (in acronimo GPU, dall'inglese Graphics Processing Unit), è un processore progettato per accelerare la creazione di immagini in un frame buffer, destinato all'output su un dispositivo di visualizzazione.
Vedere Pixel Visual Core e GPU
Instruction set
Linstruction set, in informatica ed elettronica, è l'insieme di istruzioni macchina che descrive quegli aspetti, visibili a basso livello al programmatore, dell'architettura di un calcolatore, definita in inglese come Instruction Set Architecture o in acronimo ISA.
Vedere Pixel Visual Core e Instruction set
Intel
Intel Corporation è un'azienda multinazionale statunitense fondata il 18 luglio 1968 con sede a Santa Clara (California). Produce dispositivi a semiconduttore, microprocessori, componenti di rete, chipset per schede madri, chip per schede video e molti altri circuiti integrati.
Vedere Pixel Visual Core e Intel
Internet delle cose
LInternet delle cose (IdC), in inglese Internet of Things (IoT), è un neologismo utilizzato nel mondo delle telecomunicazioni e dell'informatica che fa riferimento all'estensione di internet al mondo degli oggetti e dei luoghi concreti, che acquisiscono una propria identità digitale in modo da poter comunicare con altri oggetti nella rete e poter fornire servizi agli utenti.
Vedere Pixel Visual Core e Internet delle cose
Pixel 2
Il Pixel 2 ed il Pixel 2 XL sono due smartphone Android prodotti da HTC e LG e commercializzati da Google. Sono stati annunciati il 4 ottobre 2017 come successori di Pixel e Pixel XL.
Vedere Pixel Visual Core e Pixel 2
Pixel 3
Il Pixel 3 ed il Pixel 3 XL sono due smartphone Android facenti parte della linea Google Pixel. Sono stati presentati il 9 ottobre 2018 e commercializzati a partire dal 18 ottobre 2018 negli Stati Uniti e dal 1º novembre 2018 nel resto del mondo.
Vedere Pixel Visual Core e Pixel 3
Principio di località (informatica)
In informatica il principio di località è un principio che dipende dall'esatta natura del programma, quindi non è da considerarsi una legge inflessibile, che non può essere cambiata, ma come una linea guida in quanto valido per la maggior parte dei casi ("rule of thumb", Regola del pollice).
Vedere Pixel Visual Core e Principio di località (informatica)
Processore di immagine
Un processore di immagine è un processore di segnale digitale specializzato per l'elaborazione delle immagini ad alta velocità e impiegato come componente nelle fotocamere digitali.
Vedere Pixel Visual Core e Processore di immagine
Qualcomm Snapdragon
Snapdragon è una famiglia di system-on-a-chip prodotti da Qualcomm, che la considera una piattaforma utilizzabile per realizzare ambienti mobili su dispositivi smartphone, tablet e smartbook.
Vedere Pixel Visual Core e Qualcomm Snapdragon
Rete neurale artificiale
Nel campo dell'apprendimento automatico, una rete neurale artificiale (abbreviato in ANN o anche come NN) è un modello computazionale composto di "neuroni" artificiali, ispirato vagamente alla semplificazione di una rete neurale biologica.
Vedere Pixel Visual Core e Rete neurale artificiale
RISC-V
Il RISC-V (pronunciato: «risc-five») è uno standard aperto di insieme di istruzioni (ISA, dall'inglese instruction set architecture) basato sul principio reduced instruction set computer (RISC).
Vedere Pixel Visual Core e RISC-V
Scheduler
Lo scheduler (in italiano pianificatore o gestore dei processi), in informatica, è un componente di un sistema operativo ovvero un programma che implementa un algoritmo di scheduling (in italiano algoritmo di pianificazione) il quale, dato un insieme di richieste di accesso ad una risorsa (tipicamente l'accesso al processore da parte di un processo da eseguire), stabilisce un ordinamento temporale per l'esecuzione di tali richieste, privilegiando quelle che rispettano determinati parametri secondo una certa politica di scheduling, in modo da ottimizzare l'accesso a tale risorsa e consentire così l'espletamento del servizio/istruzione o processo desiderato.
Vedere Pixel Visual Core e Scheduler
SIMD
Single Instruction stream, Multiple Data stream (SIMD) è un'architettura in cui un elevato numero di processori identici eseguono la stessa sequenza di istruzioni su insiemi diversi di dati.
Vedere Pixel Visual Core e SIMD
Tensor Processing Unit
Una tensor processing unit (TPU) è un acceleratore IA costituito da un circuito ASIC sviluppato da Google per applicazioni specifiche nel campo delle reti neurali.
Vedere Pixel Visual Core e Tensor Processing Unit
TensorFlow
TensorFlow è una libreria open source per l'apprendimento automatico, che fornisce moduli sperimentati e ottimizzati, utili nella realizzazione di algoritmi per diversi tipi di compiti percettivi e di comprensione del linguaggio.
Vedere Pixel Visual Core e TensorFlow
TSMC
Taiwan Semiconductor Manufacturing Company, Limited (cinese tradizionale: 台灣積體電路製造股份有限公司; pinyin: tái wān jī tǐ dìan lù zhì zǎo gǔ fēn yǒu xìan gōng sī, abbreviato TSMC) è il più grande produttore indipendente di semiconduttori al mondo, con sede principale presso lo Hsinchu Science Park di Hsinchu, Taiwan.
Vedere Pixel Visual Core e TSMC
Unità aritmetica e logica
Lunità aritmetica e logica (o unità aritmetica-logica, in acronimo ALU, dall'inglese Arithmetic Logic Unit), è la parte del microprocessore che è deputata all'esecuzione di operazioni aritmetiche o logiche.
Vedere Pixel Visual Core e Unità aritmetica e logica
Very long instruction word
La Very Long Instruction Word è un'architettura obsoleta di processori. Fu sviluppata basandosi sul parallelismo di istruzione. Si tratta di tecniche rudimentali per eseguire più istruzioni in parallelo.
Vedere Pixel Visual Core e Very long instruction word